关键字
协会热线:029-84276641
            首页微电机期刊
 
  综述
  伺服与控制
  设计与研究
  专题讲座
  检测技术
  工艺技术
  经验交流
  实用技术
  读者园地
  技术交流
  使用与维护
  标准评述
  工艺与装备
  驱动与控制
  应用研究
  测试研究
  精品连载
 
标题:基于FPGA的一种新型数字鉴频鉴相器的设计
作者:李海滨,房建成,魏 彤
2011年第3期 访问次数:213次

摘  要:对于电机的锁相控制,需要对相差进行PI性质的环路滤波,但现有的锁相环中鉴频鉴相器输出为相差脉冲而非数字量,难以直接进行PI特性的环路滤波。该文提出了一种基于FPGA的新型数字鉴频鉴相器,通过对晶振时钟的非整数分频获取准确的参考时钟,基于触发器计数机制实现了PFD相差脉冲的数字量化,且可以输出频差数字量。利用VHDL硬件描述语言进行设计,在ModelSim软件中进行仿真,并在EPF10K40型FPGA芯片中进行综合实现,仿真和实验结果验证了该方法的正确性和有效性,为电机锁相控制中环路滤波参数的调整及控制算法的改进提供了便利条件。
关键词:高速电机锁相控制;PI环路滤波;数字鉴频鉴相器; FPGA; VHDL

Abstract: A PI loop filter is needed for PLL control of motor, but the normal PFD has an output of phase error pulse instead of numeric digitals in phase-locked loop, which makes it hard to design a PI loop filter using pulse output. This paper proposed a novel digital phase-frequency detector based on FPGA. Numeric output of phase and frequency error was realized based on flip-flop counter mechanism and a precise reference clock was achieved with method of a non-integer division of crystal clock. VHDL hardware description language was used to design the modules, and ModelSim was introduced to implement logic and sequential simulation. An experiment was carried on in Altera EPF10K40 chip. Both the simulation and experimental results verify the correctness and validity of the method, which greatly enhance the convenience of adjustment of parameters and improvement of control algorithms.
Key words: PLL control of high-speed motor; PI loop filter; digital phase-frequency detector; FPGA; VHDL

 
 
 
    广告服务 |   商务合作 |   使用帮助 |   网站地图 |     主办:中国电器工业协会微电机分会      挂靠:西安微电机研究所有限公司      地址:西安市高新区上林苑四路36号(710117)
   copyright © www.china-micromotor.com.cn all rights reserved.     版权所有:微电机网     陕ICP备05005551号-2
 

西安微电机研究所有限公司公众平台
二维码

《微电机》杂志公众平台二维码